晶片生產過程中,暴露的金屬線或者多晶矽(polysilicon)等導體,就像是一根根天線,會收集電荷(如電漿刻蝕產生的帶電粒子)導致電位升高。天線越長,收集的電荷也就越多,電壓就越高。若這片導體碰巧只接了MOS 的閘極(gate),那麼高電壓就可能把薄柵氧化層擊穿,使電路失效,這種現象我們稱之為"天線效應"。隨著工藝技術的發展,柵(gate)的尺寸越來越小,金屬的層數越來越多,發生天線效應的可能性就越大

  • 中文名稱
    天線效應
  • 外文名稱
  • 主    體
    暴露的金屬線或者多晶矽
  • 導    致
    導致電位升高
 

產生機理

在奈米積體電路加工製程中,經常使用電漿技術的電漿刻蝕製程(plasma etching)。此種技術隨著尺寸不斷縮小,掩模刻蝕解析度不斷提高的要求。但在蝕刻過程中,會產生游離電荷,當刻蝕導體(金屬或多晶矽)的時候,裸露的導體表面就會收集游離電荷。所積累的電荷多少與其暴露在等離子束下的導體面積成正比。如果積累了電荷的導體直接連線到元件的閘極(gate)上,就會在多晶矽閘極下的薄氧化層形成F-N 隧穿電流泄放電荷,當積累的電荷超過一定數量時,這種F-N 電流會損傷柵氧化層(gate oxide),從而使元件甚至整個晶片的可靠性和壽命嚴重的降低。在F-N 泄放電流作用下,面積比較大的柵得到的損傷較小。因此,天線效應(Process Antenna Effect,PAE),又稱之為"等離子導致柵氧損傷(plasma induced gate oxide damage,PID)"。

 

消除方法

1) 跳線法。又分為"向上跳線"和"向下跳線"兩種方式。跳線即斷開存在天線效應的金屬層,透過通孔連線到其它層(向上跳線法接到天線層的上一層,向下跳線法接到下一層),最後再回到當前層。這種方法透過改變金屬佈線的層次來解決天線效應,但是同時增加了通孔,由於通孔的電阻很大,會直接影響到晶片的時序和串擾問題,所以在使用此方法時要嚴格控制佈線層次變化和通孔的數量。

在版圖設計中,向上跳線法用的較多,此法的原理是:考慮當前金屬層對柵極的天線效應時,上一層金屬還不存在,透過跳線,減小存在天線效應的導體面積來消除天線效應。現代的多層金屬佈線工藝,在低層金屬里出現PAE 效應,一般都可採用向上跳線的方法消除。但當最高層出現天線效應時,採用什麼方法呢?這就是下面要介紹的另一種消除天線效應的方法了。

2) 添加天線器件,給"天線"加上反偏二極體。透過給直接連線到柵的存在天線效應的金屬層接上反偏二極體,形成一個電荷泄放迴路,累積電荷就對柵氧構不成威脅,從而消除了天線效應。當金屬層位置有足夠空間時,可直接加上二極體,若遇到佈線阻礙或金屬層位於禁止區域時,就需要透過通孔將金屬線延伸到附近有足夠空間的地方,插入二極體。

3) 給所有器件的輸入連線埠都加上保護二極體。此法能保證完全消除天線效應,但是會在沒有天線效應的金屬佈線上浪費很多不必要的資源,且使晶片的面積增大數倍,這是VLSI 設計不允許出現的。所以這種方法是不合理,也是不可取的。

4) 對於上述方法都不能消除的長走線上的PAE,可透過插入緩衝器,切斷長線來消除天線效應。

在實際設計中,需要考慮到性能和面積及其它因素的折衷要求,常常將法1、法2 和法4 結合使用來消除天線效應。

修改from  https://www.itsfun.com.tw/%E5%A4%A9%E7%B7%9A%E6%95%88%E6%87%89/wiki-3019759-6475429

arrow
arrow

    kodakku 發表在 痞客邦 留言(0) 人氣()